借助eFPGA IP最大限度地提高硬件保障

借助eFPGA IP最大限度地提高硬件保障

在本网络研讨会中,您将学习如何使用eFPGA技术在半导体制造过程中最大化关键IP的硬件保证(HwA)。硬件保证对于在具有更高安全性要求的应用中制造半导体至关重要。了解eFPGA如何在ASIC的整个生命周期中帮助降低关键IP受到损害的风险,包括:

  • 从供应商处获取ASIC IP
  • ASIC设计流程• ASIC foundry
  • 电路板设计
  • 合同制造商
  • PCB存储

通过将eFPGA IP集成到ASIC中,关键IP变得更加安全,并且消除了许多威胁。在这次网络研讨会之后,您将了解在传统ASIC设计流程中最大程度地提高硬件保证的挑战,以及如何将eFPGA添加到ASIC设计中如何显着减少关键IP在ASIC供应链中的暴露。

提出者:

占位符图像
Raymond Nijssen-副总裁兼首席技术专家

Raymond在FPGA和EDA行业拥有超过25年的丰富经验,曾担任各种高级技术和管理职位。 Nijssen先生加入Achronix担任首席软件架构师,负责管理软件开发小组,定义软件系统的基础和算法以及架构公司的关键方面’的FPGA体系结构。目前,他负责公司的产品化’的当前产品和R&未来产品的新技术D。 Nijssen先生获得了荷兰艾恩德霍芬科技大学的电子工程硕士学位,并跟随其研究生课程学习了VLSI的EDA。他拥有与布局布线和异步电路技术相关的多项专利。