使用带有2D片上网络的FPGA加速数据处理算法

专为带宽构建的FPGA架构

这种新颖的体系结构在整个FPGA内核中具有数百个NoC接入点,可以访问片外存储器和任何高速PCI Express端口。该FPGA系列还包括用于高速400G以太网端口的专用模式。

此外,您将看到如何使用整个FPGA处理阵列中的512 Gbps NoC通道跨FPGA架构传输数据。

提出者:

占位符图像
Kent Orthner-系统工程高级总监

肯特·奥思纳(Kent Orthner)在IP,半导体和嵌入式行业中工作了20多年,专注于互连,IP互操作性和FPGA设计的各个方面。在加入Achronix之前,Kent是Arteris的工程副总裁,在那里他开发并发布了具有高度可扩展性和可配置性的Ncore缓存一致性SoC互连IP。在此之前,Kent在Altera工作了11年,在那里他领导了Qsys系统集成平台和SystemConsole调试基础结构的开发。在Achronix,Kent为领先的FPGA体系结构和SoC集成做出了贡献。肯特拥有学士学位分别获得渥太华大学的计算机工程学士学位和卡尔顿大学的计算机工程学硕士学位。