加速至112 Gbps PAM4网络研讨会:真实的FPGA实现

加速至112 Gbps PAM4网络研讨会:真实的FPGA实现

 

将数据通道加速到112 Gbps PAM4,迫使系统设计人员在不断增长的吞吐量,可扩展性和密度要求与信号完整性,系统架构和上市时间等问题之间取得平衡。在本次网络研讨会中,来自Achronix和Samtec的技术专家将讨论用于优化系统设计内部和外部信号路径的实际工具和解决方案。 Achronix和Samtec将提供使用Achronix Speedster实现112Gbps PAM4链路的实际案例研究®7t FPGA and Samtec’的高性能互连解决方案组合。

您将学习:

  • 哪些新兴应用需要112 Gbps信号
  • 如何优化FPGA SerDes设置以获得最佳信号完整性
  • 设计电路板互连时的主要设计注意事项

提出者:

占位符图像

Matthew Burns-Samtec技术行销经理

马修·伯恩斯(Matthew Burns)为Samtec开发上市策略’的硅到硅解决方案,在过去的20年中,他一直是电信,医疗和电子元件行业设计,技术销售和市场营销的领导者。伯恩斯先生持有理学学士学位宾夕法尼亚州立大学电气工程专业。

 

占位符图像

Achronix高级SI工程师Alan Hilton-Nickel

艾伦·希尔顿·镍(Alan Hilton-Nickel)在信号同步,系统开发和电子制造领域拥有30年的经验,他在Achronix担任职务,开发高速测试和测量板以及参考板。他拥有学士学位’拥有加拿大卡尔加里大学电气工程学士学位。